- +1
西門子推出集成電路設計分析工具
西門子數字工業軟件公司最近發布的兩項公告都是關于集成電路設計和制造團隊的。
首先是新的Tessent Hi-Res Chain工具,它是該公司Tessent芯片生命周期管理解決方案組合的一部分,它考慮了5納米及以下先進節點尺寸的挑戰。隨著設計發展到這個水平,它們越來越容易受到制造變化的影響,這些變化可能會產生缺陷并減緩良率上升。即使對于微小的工藝變化,傳統的失效分析方法可能需要數周或數月的實驗室工作才能弄清端倪。
新的Tessent工具為掃描鏈缺陷提供快速晶體管級隔離,將診斷分辨率提高了1.5倍以上,并減少了大量故障分析工作的需求,這些分析工作成本高昂。通過將制造測試中的設計信息和故障數據與 Tessent 自動測試模式生成(ATPG)的模式相關聯,該軟件將失效測試工作轉化為可操作的見解。
西門子表示,該解決方案采用了布局感知和單元感知技術來查明缺陷最可能的故障機制、邏輯位置和物理位置。
此外,還發布了一種新的全自動解決方案,可以幫助IC設計團隊快速識別和解決由于下一代設計日益復雜而導致的靜電放電(ESD)問題——無論是針對何種工藝技術。
西門子表示,晶圓代工ESD規則旨在防止ESD故障,同時適應全球無晶圓廠公司提交的不同設計風格。然而,對于特定的設計風格和任務配置文件,這些規則可能過于保守。將該公司Calibre PERC軟件的強大功能與AI驅動的Solido Simulation Suite的SPICE精度相結合,新解決方案可以通過詳細的晶體管級擊穿模型快速識別和仿真可能不符合晶圓代工規則的ESD路徑。這為快速、有針對性及自動化的修復鋪平了道路,使設計團隊有時間獲得代工規則的豁免,使他們能夠使用更小的芯片尺寸并優化設計。
西門子繼續表示,自動化環境感知IC設計驗證現在可以成為一種最佳實踐,有助于快速向市場交付可靠、及時的IC芯片。新的解決方案具有自動電壓傳播、電壓感知設計規則檢查以及在邏輯驅動的布局框架中集成物理和電氣信息等功能,可幫助設計團隊在緊張的日程安排下完成工作。
本文為澎湃號作者或機構在澎湃新聞上傳并發布,僅代表該作者或機構觀點,不代表澎湃新聞的觀點或立場,澎湃新聞僅提供信息發布平臺。申請澎湃號請用電腦訪問http://renzheng.thepaper.cn。





- 報料熱線: 021-962866
- 報料郵箱: news@thepaper.cn
互聯網新聞信息服務許可證:31120170006
增值電信業務經營許可證:滬B2-2017116
? 2014-2025 上海東方報業有限公司